首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   30篇
  免费   6篇
  国内免费   7篇
综合类   2篇
机械仪表   1篇
建筑科学   5篇
无线电   14篇
自动化技术   21篇
  2022年   1篇
  2020年   3篇
  2011年   6篇
  2009年   4篇
  2008年   3篇
  2007年   6篇
  2006年   3篇
  2005年   2篇
  2000年   2篇
  1999年   3篇
  1998年   1篇
  1996年   1篇
  1995年   2篇
  1994年   2篇
  1993年   2篇
  1992年   2篇
排序方式: 共有43条查询结果,搜索用时 15 毫秒
1.
讨论了组合电路中长临界组合通路的重构变换算法,并证明了该算法的正确性及时地优化的有效性。  相似文献   
2.
基于结构的多级逻辑优化   总被引:1,自引:0,他引:1  
本文分析多级组合逻辑结构中各数据信号取值状态及其与之相关的信号取值状态,构造数据信号取值状态与或图。利用与或图修剪技术寻求相应逻辑结构中冗余逻辑连线。消除多级逻辑结构中冗余的逻辑连线、冗余逻辑门并进行相应的等价逻辑结构变换,实现多级逻辑优化。该优化过程直接在多级逻辑结构上进行并保持了原逻辑结构的总体结构特征,运行时空复杂性对基本输入/输出数目依赖很少,能适应大规模数字逻辑结构优化。  相似文献   
3.
本文介绍一个多相同步时序数字电路的时序模型及时序冲突的检验算法。该方法能检查出时序冲突类型,冲突的具体位置及时钟系统设置的合理性。该算法已在Sum-4/SPARC上实现,能快速准确检查出非覆盖多相时钟同时时序电路存在的时序冲突,冲突覆盖率高。  相似文献   
4.
面向CPU芯片的验证技术研究   总被引:1,自引:0,他引:1  
胡建国  位招勤  张旭  曾献君 《微电子学》2007,37(1):16-19,23
CPU芯片规模大、复杂度高,在芯片设计的不同阶段进行多层次的验证,保证芯片的正确性非常关键。文章探讨了模拟验证、FPGA仿真、形式验证和静态时序分析等验证方法,提出了一种多级验证体系方法,实现CPU芯片的多层次验证,并成功地验证了自行设计的微处理器的正确性和兼容性。  相似文献   
5.
SOPC系统结合了嵌入式系统与FPGA优点,为高性能数字系统提供了新的实现方法。本文结合识别算法的特点,运用软硬件协同设计技术,设计实现了基于SOPC的目标识别系统。给出了完整的设计流程、设计方法,介绍了SOPC系统设计的关键技术。  相似文献   
6.
地下综合管廊是推动城市智慧化发展的重要工程,为市政工程提供更为智能安全的运行环境。针对小城镇“规建管”工作特点及不同层级对空间要素的差异,提出“全过程多层次”的地下综合管廊规划建设管理体系。重庆市垫江县结合县城地域特征,从“系统布局、工程建设、运行管理”3个方面开展了地下综合管廊建设:(1)前期以规划设计引导空间要素,形成合理的管廊空间格局;(2)中期对重要区域进行工程性控制建设,同时注重主要节点工程质量及安全保障;(3)后期对管廊的综合运行进行统筹管理。最终达到规划设计科学合理、工程建设质量过关和后期管理运行顺畅的地下综合管廊建设效果。可为小城镇地下综合管廊建设提供借鉴。  相似文献   
7.
2020年春节前后新型冠状病毒肺炎疫情突如其来,严重挑战着城乡社区的应对能力(特别是设施相对欠缺的乡村社区),急需重新审视乡村社区治理与空间管控。文章以福建省龙海市N村为例,运用参与式调研和危机生命周期模型的分析方法,梳理疫情影响下的N村空间管控实践,提出了应对突发疫情的空间管控策略--构建"分区分级分类"的乡村社区空间防疫体系,形成"多部门联动"的乡村社区应急组织体系,优化乡村社区人居环境,营造社区健康空间,以期为提升我国乡村社区空间管控能力提供借鉴。  相似文献   
8.
以滨海小城市惠安城区为例,从城市社会空间结构和城市生活空间结构的相关理念着手,分析出城市生活空间质量不断受到关注和欲望搬迁原理评价生活空间质量的人本真实性;阐述了案例区的基本概况、社区发展过程并对社区进行划分;基于欲望搬迁原理对其城市内部居住生活空间质量进行人本综合评价与分析,将惠安城区的居住生活空间质量分成4个等级。  相似文献   
9.
微处理器急剧增长的性能要求对时钟分布网络设计提出了严峻的挑战,45nm以下的后纳米电路阶段,时钟偏移调整、片内外时钟相位的同步、低功耗时钟分布网络设计是高速时钟分布网络设计面临的关键问题.本文介绍了有关时钟偏斜的背景知识,总结了近年来微处理器时钟偏斜补偿技术的最新进展,并对其可能的发展方向进行了展望.  相似文献   
10.
JX处理器内嵌PLL中VCO的设计   总被引:1,自引:0,他引:1  
设计了一种应用于微处理内嵌PLL中的具有新型结构的VCO。具体阐述VCO各组成部分的单元电路和工作过程,进行了模拟。完成版图设计,采用SMIC0.18μm CMOS工艺进行流片加工,对实际芯片进行测试.得出结论:在电源电压为1.8V下,当噪声峰值大于10mV时,其平均抖动约为12p8。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号