排序方式: 共有7条查询结果,搜索用时 0 毫秒
1
1.
介绍了12 bit,10 MS/s流水线结构的模数转换器IP核设计。为了实现低功耗,在采样电容和运放逐级缩减的基础上,电路设计中还采用了没有传统前端采样保持放大器的第一级流水线结构,并且采用了运放共享技术。瞬态噪声的仿真结果表明,在10 MHz采样率和295 kHz输入信号频率下,由该方法设计的ADC可以达到92.56 dB的无杂散动态范围,72.97 dB的信号噪声失调比,相当于11.83个有效位数,并且在5 V供电电压下的功耗仅为44.5 mW。 相似文献
2.
本文介绍了一种应用在电源管理芯片中带失调自校正运放的电流采样电路设计。相对于传统的运放失调消除技术,本失调自校正运放设计无需开关电容相关技术,可节省一定的芯片面积,通过在芯片启动时自动校正输入失调,并将校正位锁存。之后,由于运放零失调,可大大提高所述电流采样电路的精度。该技术已经成功应用在数款电源管理芯片中,量产测试结果表明,采用该电路的电流采样精度小于0.2%。 相似文献
3.
4.
5.
针对目前现场无法有效验证多级封堵管柱中下级封隔器密封性能问题,研制出一种新型逐级验封器。该验封器主要由坐封机构、密封机构、验封机构和支撑保护机构组成,它连接在需要验封封隔器下边,验封时先坐封封隔器,再加压打开验封器验封通道并坐封验封器,若停泵稳压时压力不降,说明封隔器处于密封状态;若压力下降,则说明封隔器解封或密封不好。双T5-116井的现场试验情况表明,采用该验封器施工作业后,含水质量分数由施工前的93.3%降为92.0%,日产油由1.7t增加到2t,说明验封器验封成功,工艺成功率和措施有效率均为100%。 相似文献
6.
7.
1