首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   26篇
  免费   4篇
  国内免费   11篇
电工技术   4篇
综合类   11篇
无线电   26篇
  2017年   2篇
  2016年   1篇
  2015年   2篇
  2014年   1篇
  2013年   1篇
  2011年   4篇
  2010年   1篇
  2008年   4篇
  2007年   4篇
  2006年   3篇
  2005年   6篇
  2004年   5篇
  2003年   3篇
  2001年   1篇
  1993年   2篇
  1992年   1篇
排序方式: 共有41条查询结果,搜索用时 515 毫秒
1.
PCM/FM遥测系统中用于去除多谱勒频率和载波频偏的新方法   总被引:1,自引:0,他引:1  
本文首先分析了均匀采样二阶DPLL(Digital Phase-Locked Loop)误差传递函数的特性,并基于均匀采样二阶DPLL误差传递函数的高通特性提出了脉冲编码调制/调频(PCM/FM)遥测系统中用于去除多谱勒频率和载波频偏的新方法;然后给出了设计实例和相应的计算机仿真结果;最后给出了有效的实现方法。计算机仿真结果表明,基于均匀采样二阶DPLL误差传递函数的高通特性用于去除多谱勒频率和载波频偏的方法是可行的。  相似文献   
2.
3.
4.
宽带数字接收机的高效FPGA设计   总被引:1,自引:0,他引:1  
在FPGA中实现了一种高效的宽带数字接收机,采用坐标旋转数字计算机算法实时产生数控振荡器数据,提高了接收机设计的灵活性。二次变频的接收机结构和四倍抽取的多相滤波结构减少了接收机的运算量,降低了接收机的资源消耗。FPGA中的仿真结果证明了该方法的高效性和实用性。  相似文献   
5.
频率合成器称为电子系统的"心脏",直接数字频率合成器(DDS)相对于传统的频率合成技术具有很明显的优点。然而,存在着输出频率有限、输出杂散严重的问题。用FPGA实现DDS受制于芯片本身运行速度和功耗的影响,因此,基于FPGA实现高速、低功耗的DDS具有重要的意义。主要设计了一种并行DDS结构。相位累加器采用四路并行,并在每一路采用两级流水线结构提高寻址速度。通过查找表与类似于坐标旋转数字计算(CORDIC)算法的角度旋转方法相结合实现相幅转换。最后,采用多相结构实现四路并行输出,得到约-120dB的无杂散动态范围(SFDR)的正交波形。四路并行结构相对于单路DDS,输出信号频谱带宽提高了四倍。  相似文献   
6.
介绍了一种宽带数字接收机的设计技术,它结合多相滤波和一定条件下的电路等效关系,把抽取过程搬移到混频和滤波之前,从而可以高效地接收宽带信号.计算机仿真结果表明该技术是可行的.  相似文献   
7.
一种基于CORDIC算法的数字鉴频方法   总被引:11,自引:0,他引:11  
本文提出了一种基于CORDIC (Coordinate Rotation Digital Computer)算法的数字鉴频方法。首先给出了基于CORDIC算法的鉴相原理,讨论了CORDIC算法的鉴相范围;然后讨论了差分鉴频的方法,特别是对低数据率情况下的差分鉴频进行了探讨,并给出了一种实用的数字鉴频结构。计算机仿真结果和FPGA仿真结果表明,基于CORDIC算法流水结构和一阶差分结构实现的数字鉴频方法是可行的,而且是高效的。  相似文献   
8.
本文结合多相滤波和一定条件下的电路等效关系,把抽取过程移到了混频和滤波之前,从而可以高效地接收宽带雷达信号.本文首先分析了多相抽取滤波的基本原理,然后给出了一定条件下的高效数字下变频器DDC等效结构,最后给出了设计实例和相应的计算机仿真结果.结果表明,本文所给出的高效宽带数字化雷达接收机设计技术是可行的.  相似文献   
9.
一种基于软件无线电技术的中频数字接收机的实现   总被引:6,自引:0,他引:6  
本文主要讨论了一种基于软件无线电技术的中频数字接收机的实现.在系统具体实现中,提出了利用信号的镜像频谱来实现信号数字正交解调的新方法,从而使得数字正交解调的关键部分--数字NCO只需用同采样时钟一样的参考时钟就可以对中频信号实现正交解调.实验结果表明,系统性能优良,可以满足实际需要.  相似文献   
10.
为解决现有采集存储系统不能同时满足高速率采集,大容量脱机且长时间持续存储的问题,设计了一种基于SATA硬盘和FPGA的数据采集和存储方案。本设计由AD9627转换芯片,Altera Cyclone系列FPGA,JM20330串并转换双向桥接芯片完成硬件架构,由Verilog HDL语言编程实现软件架构,直接使用FPGA编程实现数据的多通道分配和磁盘阵列控制,分时处理A/D芯片采集到的高速率大容系量数据,再由串并转换芯片将目标数据存入串口SATA硬盘。实验结果表明,在150 MHZ的采样频率下,设计前端对中频10 MHz、带宽10 MHz的线性调频信号进行高速数据采集,设计后端能将采得的高速并行数据进行脱机、高速的大容量数据存储。与以往数据采集存储统相比较,基于FPGA的SATA硬盘数据采集存储技术,缩短了专用SATA硬盘控制器的开发周期,减轻了系统内部的存储压力,提升了数据的存储速度,安全性和强抗干扰性,实现了长时间、大容量的数据存储。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号