排序方式: 共有3条查询结果,搜索用时 62 毫秒
1
1.
2.
针对视频系统对时钟多样性的要求,基于DDPS(直接数字周期综合)原理,提出了一种新的电路结构,采用分组交叉寄存控制的方式,对800ps和50ps相位分别进行粗选和细选,加以小数部分累加进位补偿,能够获得相位分辨率50p,,平均周期最大误差0.2ps,综合频率达625MHz的视频时钟输出,改变控制字后在5个时钟周期即可获得综合时钟输出。电路采用SMIC0.18μmP1M4Logic1.8V工艺,面积为0.06mm^2,功耗最大约32.8mW,适用于视频处理系统中多时钟产生SoC芯片。 相似文献
3.
通过对近两年来T-DMB前端接收芯片的市场需求,芯片架构、功耗、面积、应用现状的分析,总结了芯片中调谐器、解调器及芯片组、单芯片的发展和不足,并从全球信息化方面分析了芯片的发展趋势,能够为T-DMB移动电视芯片选择提供参考。 相似文献
1