首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   46篇
  免费   12篇
  国内免费   3篇
电工技术   1篇
综合类   1篇
无线电   52篇
自动化技术   7篇
  2022年   3篇
  2020年   4篇
  2019年   9篇
  2018年   3篇
  2017年   2篇
  2016年   1篇
  2015年   4篇
  2014年   5篇
  2013年   1篇
  2012年   4篇
  2011年   2篇
  2010年   3篇
  2009年   5篇
  2008年   4篇
  2007年   3篇
  2006年   1篇
  2004年   3篇
  2003年   1篇
  2000年   2篇
  1998年   1篇
排序方式: 共有61条查询结果,搜索用时 15 毫秒
1.
文章介绍了一款新型可重构SoC电路,较详细地描述了它的内部结构和特点,并制定应用方案,分别重构SPI和DDS模块,对该电路进行验证.应用方案中,利用SPI与VS1003连接,通过该SPI接口控制并发送歌曲数据给VS1003,VS1003对数据进行解码处理,最后驱动功放播放歌曲.利用DDS模块产生信号数据,经过D/A转换...  相似文献   
2.
印琴  于宗光  魏敬和  蔡洁明 《微电子学》2014,(6):785-788, 792
设计实现了一种消息重试灵活的增强型1553B总线控制器。采用不同于传统1553B总线控制器的存储器管理结构,将操作指令以OP码的形式配置在存储器的相应地址中,从而在总线控制器发生消息重试时,使重试的消息能灵活地变动,并且能重试多次。仿真结果表明,该增强型总线控制器使得消息重试更加灵活,有效地提高了消息重试的成功率和数据传输的可靠性。该总线控制器已应用于1553B协议芯片,并经流片验证。  相似文献   
3.
在地面卫星通讯中,为了满足上位机更快、更可靠的接收外部设备通信数据的要求,设计了一款支持外围部件互联(PCI,Peripheral Component Interconnect)总线的高级数据链路控制(High-level data link control,HDLC)协议专用控制器电路。详细描述了电路系统构成及具体模块的实现,并给出了仿真波形图。经仿真测试表明该电路可满足系统要求,同时PCI接口速率可达到132 Mbyte/s。  相似文献   
4.
杨亮  于宗光  魏敬和  桂江华  潘邈 《微电子学》2018,48(5):648-651, 656
设计实现了面向多通道阵列信号处理的可重构异构SoC。SoC集成了多通道阵列信号处理需要的多个硬件加速模块,有效提高了多通道阵列信号处理系统的计算能力。通过软件对各个算法模块的输入输出流向进行重构,达到了多通道阵列信号处理算法可重构的目的,扩展了SoC的适用范围。采用55 nm工艺进行设计,版图尺寸为6.2 mm×4.5 mm,规模约为1 000万门。流片后的测试结果验证了多通道阵列信号处理算法的有效性,证明了SoC设计的正确性。  相似文献   
5.
文章对高速载波调制解调技术原理及其实现技术进行了研究,并根据MIL-STD-1553A/B实际传输的硬件系统,建立信道模型及噪声模型。该系统由基带信号处理和线缆驱动两部分组成,通过对传输系统中各处理模块的分析,并利用Matlab Simulink仿真平台进行系统级仿真,仿真结果表明OFDM调制解调技术获得10-5较低的误码率,可应用于已有的1553总线这样的高速有线传输系统。  相似文献   
6.
SoC设计的重要特征是IP集成,但是不同IP模块的集成给SoC验证工作带来大量的问题.文中基于8051核的总线构建一个8位SoC设计验证平台,该平台可重用IP模块的激励文件,并利用现有的EDA工具对不同设计阶段进行软硬件协同仿真,大大减轻系统验证的工作量.  相似文献   
7.
基于FPGA的ARM SoC原型验证平台设计   总被引:2,自引:0,他引:2  
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。  相似文献   
8.
从玻尔兹曼方程出发,分析了SiGe HBT超薄基区中载流子温度,扩散系数等参量的变化,建立了不同于常规基区宽度的新的超薄基区SiGe HBT电流传输模型。  相似文献   
9.
逐次逼近型模数转换器(SAR ADC)中,数模转换器单元(DAC)是能耗和面积的主要来源之一。为了降低DAC的能耗和面积,提出了一种低开销电容开关时序,以此设计了DAC的结构,并进行逻辑实现。相比于传统型开关时序,该电容开关时序使得DAC的能耗降低了98.45%,面积减小了87.5%。基于该电容开关时序实现了一种12位SAR ADC。仿真结果表明,在1.2 V电源电压、100 kS/s采样速率的条件下,该ADC功耗为12.5 μW,有效位数为11.2位,无杂散动态范围为75.6 dB。  相似文献   
10.
提出了一种高速、低功耗、小面积的10位 250 MS/s 模数转换器(ADC)。该ADC采用电荷域流水线结构,消除了高增益带宽积的跨导运算放大器,降低了ADC功耗。采用流水线逐级电荷缩减技术,降低了后级电路的电荷范围,减小了芯片面积。测试结果表明,在250 MS/s采样速率、9.9 MHz输入正弦信号的条件下,该ADC的无杂散动态范围(SFDR)为64.4 dB,信噪失真比(SNDR)为57.7 dB,功耗为45 mW。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号