首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   8篇
  免费   1篇
电工技术   1篇
机械仪表   1篇
无线电   1篇
自动化技术   6篇
  2005年   3篇
  2004年   2篇
  2002年   3篇
  2001年   1篇
排序方式: 共有9条查询结果,搜索用时 133 毫秒
1
1.
存储示波表中常用电气参数测量设计   总被引:2,自引:2,他引:0  
在基于ARM&MCU的存储示波表设计中,为满足高精度多元电气参数测量,选用了ADS1211 24位的AD转换芯片实现了5位半的万用表测量,运用等精度和闸门计数技术在FPGA中实现通用计数器参数测量,实验表明该设计是行之有效的.本文讨论了系统设计方案,重点给出了ADS1211应用、FPGA的设计思想和实现方法.  相似文献   
2.
介绍以AlteraCPLD系列FLEX10K器件为虚拟载体,在Windows95/98下借助Delphi5.0实现人机交互界面,借助PC机的控制离线完成对常用TTL74和54系列、CMOS4000和4500系列、常用RAM、EPROM、部分CPU接口芯征的故障检测的VHDL设计原理和实现方法。  相似文献   
3.
本文探讨在物理实验中以FLEX10K器件为虚拟计时核,在Windows95/98下借助Delphi5.0实现仪器的操作界面,在PC机的智能控制下,完成外部多段连续时间的10-5粗度存贮计时仪的设计原理与VHDL实现方案。  相似文献   
4.
介绍以CPLD为虚拟频率计核,运用MAX+PLUSⅡ开发平台,在WINDOWS95/98下用DELPHI5.0实现人机交互界面,用PC机中CPU完成对外周期信号实现10-5精度的智能化频率测量的VHDL设计思想和实现方案.  相似文献   
5.
基于V H D L的虚拟相位差测量方法研究及其实现   总被引:5,自引:0,他引:5  
宋跃  周明辉  谭爱群 《半导体技术》2002,27(1):29-31,48
介绍了以Alter CPLD器件为虚拟仪器核,在Windows95/98下借助Delphi 5.0实现人机交互界面,对50mV~10V、1Hz~10MHz的正弦波、方波、矩形波等周期信号完成0.1.分辨率相位差洲量的VHDL设计方法与实现方案.  相似文献   
6.
在手持式存储示波表的设计中,以ARM实现高速数据处理和系统控制,以大规模FPGA为数字电路载体,利用MC12429为数据采集的可编程频率时钟源,通过ADC9288实现一个100M模拟带宽的示波表数据的高速采集,研制的样机表明该设计是行之有效的.文中介绍了数据采集结构设计,重点给出MC12429的转换控制、数据采样设计及实验结果.  相似文献   
7.
以FPGA为计数器核,采用VHDL为EDA设计语言,在PC机或单片机的控制下运用等精度测量技术对幅度为30mV~50V、频率为1Hz~1GHz的正弦波、矩形波、三角波等周期信号,完成8×10-6精度的频率周期的虚拟/智能测量,以此研制了手持式虚拟/智能通用计数器,实践表明该设计是切实可行的,文中重点介绍了等精度系统的VHDL设计原理、误差分析及虚拟/智能控制方案。  相似文献   
8.
在手持式存储示波表的设计中,以ARM实现高速数据处理和系统控制,以大规模FPGA为数字电路载体,利用MC12429为数据采集的可编程频率时钟源,通过ADC9288实现一个100M模拟带宽的示波表数据的高速采集,研制的样机表明该设计是行之有效的。文中介绍了数据采集结构设计,重点给出MC12429的转换控制、数据采样设计及实验结果。  相似文献   
9.
基于FPGA的DDS虚拟AWG研制   总被引:3,自引:3,他引:3       下载免费PDF全文
Quartus环境以FPGA为数字电路和存储体载体,运用DDS技术虚拟实现任意信号产生,并在信号低频段仍能保持恒定很高的频率相对精度。本文重点介绍其系统设计原理、恒定精度分析、FPGA设计及实验结果。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号