全文获取类型
收费全文 | 309篇 |
免费 | 41篇 |
国内免费 | 6篇 |
专业分类
电工技术 | 26篇 |
综合类 | 31篇 |
化学工业 | 1篇 |
机械仪表 | 12篇 |
矿业工程 | 1篇 |
武器工业 | 5篇 |
无线电 | 183篇 |
一般工业技术 | 6篇 |
冶金工业 | 1篇 |
原子能技术 | 3篇 |
自动化技术 | 87篇 |
出版年
2024年 | 1篇 |
2023年 | 2篇 |
2022年 | 2篇 |
2021年 | 6篇 |
2020年 | 11篇 |
2019年 | 2篇 |
2018年 | 4篇 |
2017年 | 8篇 |
2016年 | 8篇 |
2015年 | 7篇 |
2014年 | 28篇 |
2013年 | 20篇 |
2012年 | 31篇 |
2011年 | 39篇 |
2010年 | 38篇 |
2009年 | 30篇 |
2008年 | 30篇 |
2007年 | 27篇 |
2006年 | 19篇 |
2005年 | 12篇 |
2004年 | 12篇 |
2003年 | 5篇 |
2002年 | 3篇 |
2001年 | 1篇 |
1999年 | 3篇 |
1998年 | 1篇 |
1996年 | 2篇 |
1993年 | 1篇 |
1992年 | 2篇 |
1989年 | 1篇 |
排序方式: 共有356条查询结果,搜索用时 484 毫秒
1.
传统CORDIC算法需要通过乘法器和查找表才能实现多种超越函数的计算,这会导致硬件电路实现复杂、运算速度降低。针对传统CORDIC算法的缺陷,提出了一种改进型CORDIC算法,并给出了FPGA实现方案。它不需要模校正因子和查找表,只需通过简单的加减和移位运算就能实现多种超越函数的计算,从而能够减少硬件的开销,提高运算的性能. 相似文献
2.
针对北斗二号卫星导航系统信号捕获运算量大的问题,提出一种利用相位相干算法搜索起始码相位的方法,并给出基于现场可编程门阵列(FPGA)的相位相干算法的具体实现方案,算法中关于旋转因子运算的问题主要借助坐标旋转数字计算方法和查找表方法得以解决。编译综合及仿真结果皆表明,与传统快速傅里叶变化(FFT)算法相比,新方法只需用到复数加法,运算量小,且能正确捕获信号。 相似文献
3.
本文主要研究基于FPGA的数据处理系统,内部包含一个1024点的FFT处理单元.FFT部分采用基四算法,五级级联处理,并通过CORDIC流水线结构使硬件实现较慢的复乘运算转化为移位和加减运算.双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,合理地协调了资源和速度之间相互制约问题. 相似文献
4.
基于CORDIC算法的360°角度传感器的设计 总被引:1,自引:0,他引:1
一维霍尔板型角度传感器无法测量0~360°的角度,采用4个霍尔器件的联合测角技术和CORDIC算法可实现0~360°范围内的角度测量。文章详细描述了4个霍尔器件联合测角技术的测角原理及实现算法,并引入了符号幅值表示法,即先利用正弦和余弦的幅值进行0°~90°范围内的反正切CORDIC运算,再根据正弦和余弦正负号(符号)的不同组合实现角度从0°~90°到0°~360°的映射。Modelsim平台仿真验证了该方法的准确度和精度,仿真误差小于0.01%,实测总误差不大于0.05°。 相似文献
5.
基于扩展收敛域CORDIC算法的FM信号数字化解调实现 总被引:2,自引:0,他引:2
提出一种新的FM信号数字化解调实现方案。该方案在研究CORDIC算法原理和结构的基础上对其收敛域范围进行了扩展,能解调调制指数较大的宽带调频信号,适合在软件无线电中的应用。扩展收敛域CORDIC算法模块免去了传统的CORDIC算法中的预处理和后处理过程,降低了计算的复杂度和系统的硬件资源消耗。通过Matlab系统仿真和Modelsim硬件描述语言仿真,在SNR≥0dB和载波频偏△fc≤100ppm[1]的情况下,均具有较好的解调效果。 相似文献
6.
7.
针对WCDMA无线系统提出了一种采用两级调整策略的高效自动频偏补偿方案.首先根据Rake接收机内部指峰估计的频偏,通过门限控制后加权合并计算,进行射频VCO的调整,然后由指峰内部各自对调整后的残余频偏采用高效的CORDIC算法进行补偿.这种自动频偏补偿方案简单易行,可有效地节省硬件资源.实验仿真结果证明了该方法的有效性... 相似文献
8.
Abstract CORDIC is a rotation based computation kernel algorithm which has been found to be very attractive for problems which require intensive, frequent evaluations of elementary functions. This paper addresses the implementation issues in the design of a VLSI CORDIC processor for digital signal processing and numerical linear algebra computations. The first part of this paper will discuss various design considerations for practical CORDIC algorithms. In particular, we have established criteria for the selection of nearly optimal shift sequences which are crucial to the performance of the CORDIC computation. The various design considerations of a CORDIC processor are discussed. Finally, the architecture of a prototype CORDIC processor data path chip is described. 相似文献
9.
10.