首页 | 本学科首页   官方微博 | 高级检索  
     

低功耗64×64CMOS快照模式焦平面读出电路新结构
引用本文:陈中建,李晓勇,吉利久,韩建忠,喻松林.低功耗64×64CMOS快照模式焦平面读出电路新结构[J].半导体学报,2001,22(11):1450-1457.
作者姓名:陈中建  李晓勇  吉利久  韩建忠  喻松林
作者单位:北京大学微电子所,北京,100871,华北光电技术研究所,北京,100015
摘    要:介绍了一个工作于快照模式的 CMOS焦平面读出电路的低功耗新结构— OESCA (Odd- Even SnapshotCharge Am plifier)结构 .该结构像素电路非常简单 ,仅用三个 NMOS管 ;采用两个低功耗设计的电荷放大器做列读出电路 ,分别用于奇偶行的读出 ,不但可有效消除列线寄生电容的影响 ,而且列读出电路的功耗可降低 15 % ,因此 OESCA新结构特别适于要求低功耗设计的大规模、小像素阵列焦平面读出电路 .采用 OESCA结构和 1.2μm双硅双铝标准 CMOS工艺设计了一个 6 4× 6 4规模焦平面读出电路实验芯片 ,其像素尺寸为 5 0μm× 5 0μm ,读出电路的电荷处理能力达 10 .3

关 键 词:焦平面    读出电路    OESCA结构    低功耗设计    快照
文章编号:0253-4177(2001)11-1450-08
修稿时间:2000年12月24日
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号