降低指令存储器功耗的一种有效方法:循环缓冲 |
| |
作者姓名: | 胡定磊 陈书明 |
| |
作者单位: | 国防科技大学计算机学院,湖南,长沙,410073 |
| |
基金项目: | 国家高技术研究发展计划(863计划)
,
国家自然科学基金 |
| |
摘 要: | 在超长指令字结构的数字信号处理器中,其指令存储器的功耗所占比重较大。但是,根据数字信号应用的特点,可以采用循环缓冲来减小指令存储器的功耗。本文提出了一种编译器控制的循环缓冲技术,由编译器选择合适的循环代码将其放入循环缓冲,从而减小了取指过程中指令存储器的功耗;给出了循环缓冲的体系结构设计、功耗分析以及有效利用循环缓冲的编译方法;最后用功能级功耗模型验证了该方法的有效性。
|
关 键 词: | 编译器 循环缓冲 低功耗 |
文章编号: | 1007-130X(2007)06-0093-04 |
修稿时间: | 2006-01-102006-05-10 |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
| 点击此处可从《计算机工程与科学》浏览原始摘要信息 |
|
点击此处可从《计算机工程与科学》下载全文 |
|