首页 | 本学科首页   官方微博 | 高级检索  
     

基于Cortex_M3内核的SoC芯片软硬件协同验证平台设计实现
引用本文:邓睿,余宏,莫章洁,岳天天,王丹钰.基于Cortex_M3内核的SoC芯片软硬件协同验证平台设计实现[J].数字技术与应用,2023(6):197-199.
作者姓名:邓睿  余宏  莫章洁  岳天天  王丹钰
作者单位:贵州师范学院物理与电子科学学院
摘    要:<正>片上系统(SystemonChip,SoC)一般包括可配置的通用IP核和用户自行设计的专用IP核组成的系统1]。SoC芯片的规模、复杂度和集成度日益增加,芯片验证的时间占据了整个研发周期的三分之二,验证的充分性有效地保证了芯片投片的成功率2]。在基于处理器IP设计构建出SoC芯片系统后,如何对系统架构和各功能进行验证的复杂度也在不断提高。在SoC芯片设计阶段的验证,通常分为两个阶段来进行验证。第一个阶段是在设计初期,使用软硬件协同仿真技术进行早期验证与开发,在此过程中主要是利用仿真技术对硬件系统功能进行验证以及设计漏洞的调试,是SoC设计中非常重要的环节。

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号