首页 | 本学科首页   官方微博 | 高级检索  
     

基于Verilog HDL的FIR数字滤波器的优化设计与仿真
引用本文:李玉学,白忠臣,秦水介. 基于Verilog HDL的FIR数字滤波器的优化设计与仿真[J]. 现代电子技术, 2014, 0(7): 154-156
作者姓名:李玉学  白忠臣  秦水介
作者单位:[1]贵州省光电子技术及应用重点实验室,贵州贵阳550025 [2]贵州大学电子信息学院,贵州贵阳550025
基金项目:烤烟房无线监控系统研究与设计(黔科合GY字[2010]3056);蛋白质芯片研发及工业化样机研制(黔科合SZ字[2011]3139)
摘    要:对FIR数字滤波器基于Verilog HDL的实现进行了研究,在分布式算法的基础上进行了改进,设计了32阶常系数FIR滤波器。用Verilog硬件描述语言进行数字逻辑设计,使用Synopsys VCS作为仿真工具对设计进行仿真和验证,在Synopsys公司的Design Compiler下进行综合。结果表明,该设计既保证了运行速度又节省了芯片的面积,可以广泛应用于数字集成电路的设计中。

关 键 词:Verilog HDL  FIR滤波器  分布式算法  数字集成电路

Optimization design and simulation of FIR digital filter based on Verilog HDL
LI Yu-xue,BAI Zhong-chen,QIN Shui-jie. Optimization design and simulation of FIR digital filter based on Verilog HDL[J]. Modern Electronic Technique, 2014, 0(7): 154-156
Authors:LI Yu-xue  BAI Zhong-chen  QIN Shui-jie
Affiliation:1. Guizhou Key Laboratory of Photoelectron Technology and Application,Guiyang 550025,China;2. School of Electronic Information,Guizhou University,Guiyang 550025,China)
Abstract:
Keywords:Verilog HDL  Verilog HDL  FIR filter  distributed algorithm  digital integrated circuit
本文献已被 CNKI 维普 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号