降低集成电路漏电流功耗的电路设计技术 |
| |
引用本文: | 孙振.降低集成电路漏电流功耗的电路设计技术[J].电子制作.电脑维护与应用,2014(7). |
| |
作者姓名: | 孙振 |
| |
作者单位: | 中国民用航空宁波空中交通管理站; |
| |
摘 要: | 目前半导体技术发展日新月异,集成电路工艺已经低于30nm,工作频率也高达2GHz以上,此时CMOS电路的静态功耗在总功耗中所占的比例也变得可观,这对功耗控制就提出了更高的要求。本文主要介绍降低集成电路漏电流功耗的几种方法。以反向器为例,针对其中的多阈值CMOS、可变阈值CMOS和强制晶体管堆栈的设计方法用HSPICE进行了仿真模拟,比较不同方法的效果和对电路的影响。
|
关 键 词: | 集成电路 低功耗设计 漏电流 多阈值 |
本文献已被 CNKI 等数据库收录! |
|