首页 | 本学科首页   官方微博 | 高级检索  
     

VLSI互连线的全局优化算法
引用本文:刘颖,翁健杰,戎蒙恬. VLSI互连线的全局优化算法[J]. 微电子学, 2003, 33(6): 506-508
作者姓名:刘颖  翁健杰  戎蒙恬
作者单位:1. 上海应用技术学院,机电学院,上海,200233
2. 上海交通大学,电子工程系,上海,200030
基金项目:国家863计划项目资助课题(863—SOC—Y—3—3—2)
摘    要:
介绍了通过同时插入缓冲嚣和优化线宽达到互连线时延最小化的方法。为了同时插入缓冲器、优化缓冲嚣尺寸和优化线宽,可以扩展MASM(改进激活集合法)算法。计算结果表明,该算法非常有效。

关 键 词:VLSI 互连线 时延 插入缓冲器 MASM 改进激活集合法
文章编号:1004-3365(2003)06-0506-03
修稿时间:2002-12-04

A Global Optimization Algorithm for Interconnect Delay of VLSI''''s
LIU Ying,WENG Jian-jie,RONG Meng-tian. A Global Optimization Algorithm for Interconnect Delay of VLSI''''s[J]. Microelectronics, 2003, 33(6): 506-508
Authors:LIU Ying  WENG Jian-jie  RONG Meng-tian
Affiliation:LIU Ying~1,WENG Jian-jie~2,RONG Meng-tian~2
Abstract:
Minimization of interconnect delay of VLSI's by simultaneous buffer insertion and wire sizing for a wire is presented in the paper. MASM is extended to consider simultaneous buffer insertion, buffer sizing, and wire sizing. The calculated results show that the algorithm is efficient.
Keywords:VLSI  Interconnect delay  Buffer insertion
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号