首页 | 本学科首页   官方微博 | 高级检索  
     

纳秒延时同步脉冲产生器的设计与实现
引用本文:代刚,高平,郭玉山,欧阳艳晶,贾兴. 纳秒延时同步脉冲产生器的设计与实现[J]. 仪器仪表学报, 2006, 27(Z1): 999-1000
作者姓名:代刚  高平  郭玉山  欧阳艳晶  贾兴
作者单位:中物院流体物理研究所,绵阳,621900
摘    要:纳秒延时同步脉冲产生器是按着预先设定的时间给出一系列的控制脉冲信号,用来控制测试过程中所有被控设备协同动作的一种电子学仪器,控制精度1ns.本文主要介绍了一种以高精度可编程延迟芯片(PDC)为核心的纳秒延时同步脉冲产生器的基本原理及其测试结果.并对其在应用中的抗干扰性进行了讨论.

关 键 词:纳秒延时  同步设备  可编程逻辑器件  延迟芯片

Design and realization of nanosecond digital delay and pulse generator
Dai Gang,Gao Ping,Guo Yushan,Ouyang Yanjing,Jia Xing. Design and realization of nanosecond digital delay and pulse generator[J]. Chinese Journal of Scientific Instrument, 2006, 27(Z1): 999-1000
Authors:Dai Gang  Gao Ping  Guo Yushan  Ouyang Yanjing  Jia Xing
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号