首页 | 本学科首页   官方微博 | 高级检索  
     

一种高性能32位移位寄存器单元的设计
引用本文:李强,杨雪飞,杨青松,程君侠. 一种高性能32位移位寄存器单元的设计[J]. 半导体技术, 2003, 28(7): 23-26
作者姓名:李强  杨雪飞  杨青松  程君侠
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海,200433;复旦大学专用集成电路与系统国家重点实验室,上海,200433;复旦大学专用集成电路与系统国家重点实验室,上海,200433;复旦大学专用集成电路与系统国家重点实验室,上海,200433
摘    要:介绍了一种用于32位微处理器中执行单元的双总线(64位输入32位输出)移位寄存器单元的设计。讨论了矩阵移位器和树状移位器结构,提出了基于两者结合的Matrix-Tree 结构并给出了其硬件电路的实现。为了能实现X86指令集全部移位类指令,采用了指令预处理的技术,节省了指令周期,提高了CPU的效率。

关 键 词:移位寄存器  CPU  指令预处理
文章编号:1003-353X(2003)07-0023-04
修稿时间:2002-06-12

Design of a high performance 32 bits shifter
LI Qiang,YANG Xue-fei,YANG Qing-song,CHENG Jun-xia. Design of a high performance 32 bits shifter[J]. Semiconductor Technology, 2003, 28(7): 23-26
Authors:LI Qiang  YANG Xue-fei  YANG Qing-song  CHENG Jun-xia
Abstract:A high performance 32 bits barrel shifter is presented in this paper , which used fora 32 bits CPU. The architectures of Matrix style shifter and Tree style are discussed, and a Matrix-Tree stytle architecture and its realizing of hardware circuit are given. In order to conpatible the 8X86shifter instruction , we use the instruction pre-handle technology. In result,it save the instructionhandling cycle and improve the CPU efficiency.
Keywords:shifter  CPU  instruction pre-handle
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号