首页 | 本学科首页   官方微博 | 高级检索  
     

SubLVDS驱动电路的设计
引用本文:薛江,陈红珍,史峥.SubLVDS驱动电路的设计[J].机电工程,2007,24(11):61-63.
作者姓名:薛江  陈红珍  史峥
作者单位:浙江大学,超大规模集成电路设计研究所,浙江,杭州,310027
摘    要:SubLVDS是一种超低压摆幅的差分信号技术,与传统的低摆幅差与信号技术相比,它具有更高的比特率、更低的功耗、更好的噪声性能和更稳定的可靠性.分析了SubLVDS的技术原理和优势,并给出了SubLVDS高速驱动电路的设计,其中采用MOS电容组成的高速降幅电路,利用负反馈和米勒补偿稳定共模点,采用SMIC 0.18 μm工艺,1.8 V的供电,最后实现摆幅为150 mV的、速度为1 Gbps、PSRR大于60 db的驱动电路.

关 键 词:SubLVDS  驱动  差分  低摆幅  驱动电路  设计  circuit  driver  PSRR  速度  供电  工艺  SMIC  共模  补偿  米勒  负反馈  利用  组成  电容  优势  原理  分析  稳定
文章编号:1001-4551(2007)11-0061-03
修稿时间:2007-04-28

Design of SubLVDS driver circuit
XUE Jiang,CHEN Hong-zhen,SHI Zheng.Design of SubLVDS driver circuit[J].Mechanical & Electrical Engineering Magazine,2007,24(11):61-63.
Authors:XUE Jiang  CHEN Hong-zhen  SHI Zheng
Affiliation:Institute of VLSI Design, Zhefiang University, Hangzhou 310027, China
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号