首页 | 本学科首页   官方微博 | 高级检索  
     

一种精简结构的浮点蝶形运算单元设计
引用本文:于龙洋,段文伟,李署坚.一种精简结构的浮点蝶形运算单元设计[J].电讯技术,2011,51(9):73-77.
作者姓名:于龙洋  段文伟  李署坚
作者单位:北京航空航天大学 电子信息工程学院,北京 100191;北京航空航天大学 电子信息工程学院,北京 100191;北京航空航天大学 电子信息工程学院,北京 100191
摘    要:论述了一种结构精简且高效的浮点数蝶形运算单元设计,单元内部模块的使用效率接近100%。采用串行全流水线结构设计,与并行结构相比节省了75%的硬件资源消耗。利用按时间抽取(DIT)的快速傅里叶变换(FFT)算法,通过VHDL编程实现了以该蝶形单元为基础的1 024点浮点FFT处理器。QUARTUS II中的仿真结果证明了设计的正确性。该设计已成功应用于一种音频信号分析仪的信号处理部分。

关 键 词:信号处理  蝶形运算单元  浮点数  快速傅里叶变换  流水线  按时间抽取

Design of a floating-point butterfly unit with simplified structure
YU Long-yang,DUAN Wen-wei and LI Shu-jian.Design of a floating-point butterfly unit with simplified structure[J].Telecommunication Engineering,2011,51(9):73-77.
Authors:YU Long-yang  DUAN Wen-wei and LI Shu-jian
Affiliation:(School of Electronic and Information Engineering,Beijing University of Aeronautics and Astronautics,Beijing 100191,China)
Abstract:This paper presents an efficient design of butterfly unit with simplif ied structure.The occupating coefficient of inner modules of the unit is almost 100%. This unit uses a full pipeline structure, which saves 75% of the hardware resource consumption compared with the parallel structure.A floating p o int FFT processor based on this butterfly unit is realized by using the FFT alg orithm of DIT(Decimation in time). The simulation results of QUARTUS II demonstrate the correctness of the design. This design has been s uccessfully applied in the signal processing part of an audio signal analyser.
Keywords:
本文献已被 CNKI 等数据库收录!
点击此处可从《电讯技术》浏览原始摘要信息
点击此处可从《电讯技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号