首页 | 本学科首页   官方微博 | 高级检索  
     

非定长码高速实时拼接专用集成电路的研制
引用本文:程子敬,张浩.非定长码高速实时拼接专用集成电路的研制[J].电子技术应用,2002,28(9):69-71.
作者姓名:程子敬  张浩
作者单位:北京航空航天大学北京系统工程研究所,100083
摘    要:给出一种流水线与阵列处理相结合的VLSI系统结构,以实现非定长码的高速实时拼接与存储。该结构不但并行处理能力强,能够在每个时钟周期内拼接一个非定长码,并且复杂度低,仅需10000门单元电路即可实现。利用ACTEL公司的现场可编程门阵列实现该功能,验证结果表明,所研制的专用芯片工作频率大于70MHz、功耗低于130mW、性能稳定可靠,具有良好的工程应用前景。

关 键 词:非定长码  并行处理  实时  大规模集成电路  系统结构  现场可编程门阵列
修稿时间:2002年3月12日
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号