基于FPGA的AES算法的实现 |
| |
作者姓名: | 梁旭 凌朝东 张丽红 |
| |
作者单位: | 1. 厦门市集成电路设计公共服务平台,福建厦门,361008 2. 厦门市集成电路设计公共服务平台,福建厦门361008;厦门市专用集成电路系统重点实验室,福建厦门361008 3. 厦门市专用集成电路系统重点实验室,福建厦门,361008 |
| |
基金项目: | 福建省科技计划项目(No.2011H6018) |
| |
摘 要: | 介绍了高级加密标准( AES,Advanced Encryption Standard)算法的原理,设计了一个能够实现初始密钥128位、192位和256位可选的AES加解密算法系统,以适应多种使用环境.实验结果表明了基于现场可编程门阵列(FPGA)可编程逻辑器件的实现方法提供了并行处理能力,达到设计所要求的处理性能基准.整个设计具有很强的实用性,运行稳定,且效果良好,可以被广泛应用于网络,文件等安全系统.
|
关 键 词: | l高级加密标准算法 加密 解密 密钥 现场可编程门阵列 |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|