首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA并行+拆分查找表分布式高阶FIR的设计与实现
引用本文:柴乾隆.基于FPGA并行+拆分查找表分布式高阶FIR的设计与实现[J].测控技术,2021,40(6):85-89.
作者姓名:柴乾隆
作者单位:航空工业兰州万里航空机电有限责任公司航空机电研究院,甘肃兰州730070
摘    要:为了整合串行、并行、拆分查找表三种主要分布式算法在存储器占用和时钟周期利用上的优缺点,提出了一种利用并行+拆分查找表分布式算法实现高阶FIR滤波器的方法.对分布式算法的串行、并行和拆分查找表结构进行比较说明,通过分析计算,阐述了新提出的并行+拆分查找表分布式算法的优势.介绍了以FPGA为核心器件及其他国产元器件搭建实现的系统硬件电路,元器件国产化率高达100%.同时,利用Matlab软件进行理论仿真,最后应用网络分析仪测试高阶FIR滤波器的幅频特性,验证了该算法的有效性和实时性.

关 键 词:FPGA  FIR滤波器  查找表  幅频特性

High-Order FIR Digital Filter Based on FPGA Parallel+Look-Up-Table Distributed Algorithm
CHAI Qian-long.High-Order FIR Digital Filter Based on FPGA Parallel+Look-Up-Table Distributed Algorithm[J].Measurement & Control Technology,2021,40(6):85-89.
Authors:CHAI Qian-long
Abstract:
Keywords:FPGA  FIR filter  look-up-table  amplitude frequency characteristic
本文献已被 万方数据 等数据库收录!
点击此处可从《测控技术》浏览原始摘要信息
点击此处可从《测控技术》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号