首页 | 本学科首页   官方微博 | 高级检索  
     

基于JTAG的电路板可测性设计分析技术
引用本文:刘冲,汪健甄,张琳.基于JTAG的电路板可测性设计分析技术[J].电光与控制,2009,16(3).
作者姓名:刘冲  汪健甄  张琳
作者单位:中航工业洛阳电光设备研究所,河南,洛阳,471009
摘    要:电路板的可测性和设计复杂性是一对矛盾,由此提出了基于网络表文件的可测性设计优化算法,可在改善电路板测试性的同时,最大限度地降低电路板的设计复杂性.该算法用Matlab来实现,通过对电路板网络表文件的数学分析,确定用最少的边界扫描器件实现对电路网络的一个最大覆盖,从而改善电路板的测试性,大幅度提高电路板的测试覆盖率.最后,利用算法对某电路板进行了可测性分析,试验表明对器件进行了有效的定位,从而为设计工程师进行可测性设计提供了参考和方向.

关 键 词:电路板  可测性设计  网络表  边界扫描

Optimal Testability Design of Circuit Boards Based on JTAG
LIU Chong,WANG Jianzhen,ZHANG Lin.Optimal Testability Design of Circuit Boards Based on JTAG[J].Electronics Optics & Control,2009,16(3).
Authors:LIU Chong  WANG Jianzhen  ZHANG Lin
Affiliation:Luoyang Institute of Electro-Optical Equipment;AVIC;Luoyang 471009;China
Abstract:The Design For Testability(DFT) and design complexity of a circuit board are two sides of a coin,thus we put forward an optimal algorithm of DFT based on the circuit board's datasheet document,which can not only improve the board's testability,but also reduce the design complexity as far as possible.The algorithm was realized by using Matlab.Through analyzing the circuit board's datasheet document,we determined to use the least quantity of Boundary Scan(BS) devices to make the largest coverage to the circui...
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号