首页 | 本学科首页   官方微博 | 高级检索  
     

USB主机控制器端串行接口引擎IP的实现
引用本文:武甲东,梅张雄,张志敏,陈新华.USB主机控制器端串行接口引擎IP的实现[J].微电子学与计算机,2005,22(2):35-38.
作者姓名:武甲东  梅张雄  张志敏  陈新华
作者单位:1. 中科院计算技术研究所系统结构室,北京,100080;山东科技大学信息学院,山东,泰安,271019
2. 北京理工大学信息科技学院,北京,100081
3. 中科院计算技术研究所系统结构室,北京,100080
4. 山东科技大学信息学院,山东,泰安,271019
基金项目:国家863高技术项目资助(2002AA1Z1040)
摘    要:通用串行总线USB是当前主流的计算机外设接口的总线标准。设计实现USB各功能模块的IP核对于SoC领域发展具有重要的现实意义。本文介绍了主机控制器端的串行接口引擎IP的设计、电路的功能仿真、综合以及验证等过程,提出并讨论了基于中科SoC开发平台的软/硬件协同设计验证的IP设计方法。结果表明该IP在功能和时序上符合USB技术规范1.1版本。达到了预定目标。

关 键 词:USB  CRC校验  数字锁相环  IP  FPGA验证
文章编号:1000-7180(2005)02-035-04
修稿时间:2004年9月20日

Implementation of the Serial Interface Engine IP in USB Host Controller
WU Jia-dong,MEI Zhang-xiong,ZHANG Zhi-min,CHEN Xin-hua.Implementation of the Serial Interface Engine IP in USB Host Controller[J].Microelectronics & Computer,2005,22(2):35-38.
Authors:WU Jia-dong  MEI Zhang-xiong  ZHANG Zhi-min  CHEN Xin-hua
Affiliation:WU Jia-dong1,2,MEI Zhang-xiong3,ZHANG Zhi-min1,CHEN Xin-hua2
Abstract:The USB has become a most popular bus standard in computer's peripheral interface, and it is very important to design the IP of all USB functional modules for the development of SoC field. In this paper,we introduce the HSIE design,functional simulation,synthesis,post -simulation and PFGA verification. A hardware/software co-design and verification methodology of IP is presented,which is based on ZhongKe-SoC design verification platform. As a result,the IP core meet Universal Serial Bus Specification Reversion 1.1 in function and timing.
Keywords:USB  CRC  Digital phase-locked loop  IP  PFGA verification  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号