用FPGA实现53位数据流的编解码和纠错 |
| |
引用本文: | 秦东伟,郭江宇.用FPGA实现53位数据流的编解码和纠错[J].电脑开发与应用,2003,16(5):31-33. |
| |
作者姓名: | 秦东伟 郭江宇 |
| |
作者单位: | 北方自动控制技术研究所,太原,030006 |
| |
摘 要: | 以工程为背景 ,介绍了基于 ISE平台 VHDL语言设计采用 FPGA实现 5 3位数据流的编解码和错误码的纠检错的方法 ,此方法采用并行处理 ,处理能力强 ,复杂度低 ,具有良好的工程应用前景
|
关 键 词: | FPGA 数据码流 可靠性 并行处理 系统编程 仿真分析 VHDL |
修稿时间: | 2003年2月17日 |
Implementing Coding and Decoding and Error Correcting of 53- bit Data Flow with FPGA |
| |
Abstract: | With the engineering background,the method of realizing 53 digit data flow coding,encoding and error code correction are introduced based on ISE platform VHDL language design.The method utilizes parallel processing,having a super processing ability,low complexity and a super engineering application potention. |
| |
Keywords: | FPGA data code flow reliability parallel processing system programming simulation analysis VHDL |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|