首页 | 本学科首页   官方微博 | 高级检索  
     

基于Z型结构的低存储二维DWT硬件结构
引用本文:陶钧,虞玉龙,沈海斌. 基于Z型结构的低存储二维DWT硬件结构[J]. 计算机工程与设计, 2013, 34(4)
作者姓名:陶钧  虞玉龙  沈海斌
作者单位:1. 浙江大学超大规模电路研究所,浙江杭州,310027
2. 浙江杭州谷易科技有限公司,浙江杭州,310000
摘    要:为了适应当前高清多灰度值显示和片上低存储需求,提出了一种高效低存储DWT的VLSI结构.采用了行列并行运行结构,并且行列运算均使用流水线机制,提高了硬件的利用率.并且使用各16位来存储小波系数的整数(包括符号位)部分和小数部分,使得这种结构能支持1023级(10位)灰度值和较高精度的需求.经过RTL级仿真和SMIC的0.18um工艺综合,结果表明,这种设计可在100MHZ时钟下,采用9/7滤波器经过5级分解,每秒可处理约65帧1024*1024* 10位的图像.

关 键 词:二维离散小波变换  低存储  高精度  LS9/7滤波  超大规模集成电路

Low storage 2D DWT hardware architecture based on Z-structure
TAO Jun , YU Yu-long , SHEN Hai-bin. Low storage 2D DWT hardware architecture based on Z-structure[J]. Computer Engineering and Design, 2013, 34(4)
Authors:TAO Jun    YU Yu-long    SHEN Hai-bin
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号