准静态单相能量回收逻辑 |
| |
作者姓名: | 李舜 周锋 陈春鸿 陈华 吴一品 |
| |
作者单位: | 1. 复旦大学专用集成电路与系统国家重点实验室,上海,201203 2. 温莎大学电子与计算机工程系,安大略省,N9B 3P4,加拿大 |
| |
摘 要: | 提出了一种新的准静态单相能量回收逻辑,其不同于以往的能量回收逻辑,真正实现了单相功率时钟,且不需要任何额外的辅助控制时钟,不但降低了能耗,更大大简化了时钟树的设计.该逻辑还可以达到两相能量回收逻辑所具有的速度.设计了一个8位对数超前进位加法器,并分别用传统的静态CMOS逻辑、钟控CMOS绝热逻辑(典型的单相能量回收逻辑)和准静态单相能量回收逻辑实现.采用128组随机产生的输入测试向量的仿真结果表明:输入频率为10MHz时,准静态能量回收逻辑的能耗仅仅是传统静态CMOS逻辑的45%;当输入频率大于2MHz时,可以获得比时钟控CMOS绝热逻辑更低的能耗.
|
关 键 词: | 能量回收 绝热逻辑 低功耗 数字CMOS 超大规模集成电路 |
收稿时间: | 2015-08-18 |
修稿时间: | 2007-06-30 |
本文献已被 万方数据 等数据库收录! |
| 点击此处可从《半导体学报》浏览原始摘要信息 |
|
点击此处可从《半导体学报》下载免费的PDF全文 |
|