首页 | 本学科首页   官方微博 | 高级检索  
     

深亚微米ASIC设计中的时序约束与静态时序分析
引用本文:吴丹,刘三清,徐维锋,林昭昭,邹雪城.深亚微米ASIC设计中的时序约束与静态时序分析[J].电子工程师,2004,30(3):16-19,22.
作者姓名:吴丹  刘三清  徐维锋  林昭昭  邹雪城
作者单位:1. 华中科技大学电子科学与技术系,湖北省武汉市,430074
2. 武汉亚芯微电子有限公司,湖北省武汉市,430073
3. 华中科技大学电子科学与技术系,湖北省武汉市,430074;华中科技大学集成电路设计中心,湖北省武汉市,430074
摘    要:在现代深亚微米专用集成电路(ASIC)设计流程中,为使电路性能达到设计者的预期目标,并满足电路工作环境的要求,必须对一个电路设计进行诸如时序、面积、负载等多方面的约束,并自始至终使用这些约束条件来驱动电路设计软件的工作.文中介绍了设计中所需考虑的各种时序约束,并以同步数字系列(SDH)传输系统中8路VC12-VC4 E1映射电路设计为例,详细说明了设计中所采用的时序约束,并通过静态时序分析(STA)方法使电路时序收敛得到了很好的验证.

关 键 词:专用集成电路(ASIC)设计  设计约束  时序约束  静态时序分析
修稿时间:2003年8月13日

Timing Constraints and Static Timing Analysis(STA) Used in Deep Submicron ASIC Design
Wu Dan,Liu Sanqing,Xu Weifeng,Lin Zhaozhao,Zou Xuecheng.Timing Constraints and Static Timing Analysis(STA) Used in Deep Submicron ASIC Design[J].Electronic Engineer,2004,30(3):16-19,22.
Authors:Wu Dan  Liu Sanqing  Xu Weifeng  Lin Zhaozhao  Zou Xuecheng
Affiliation:Wu Dan1,Liu Sanqing1,Xu Weifeng2,Lin Zhaozhao1,Zou Xuecheng 1
Abstract:In modern deep submicron ASIC design flows, many constraints such as timing, area and load should be set to meet the design goal and the requirements of operation environment. Moreover, all these constraints must be used to drive the EDA tools throughout the design flow .The basic timing constraints concept in ASIC design has been introduced in this paper, then with the ASIC design of VC12-VC4 E1 mapper in SDH system, the related timing constraints have been demonstrated in detail. The timing requirements have been well met with STA tool, PrimeTime (SYNOPSYS).
Keywords:ASIC design  design constraint  timing constraint  static timing analysis (STA)
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号