首页 | 本学科首页   官方微博 | 高级检索  
     

高性能微处理器微体系结构级功耗模型及分析
引用本文:王永文,张民选. 高性能微处理器微体系结构级功耗模型及分析[J]. 计算机学报, 2004, 27(10): 1320-1327
作者姓名:王永文  张民选
作者单位:国防科学技术大学计算机学院,长沙,410073;国防科学技术大学计算机学院,长沙,410073
基金项目:国家自然科学基金 (60 2 73 0 69,90 2 0 70 11)资助
摘    要:基于Itanium2微处理器体系结构提出单时钟和多时钟域两种基准模型;对处理器的电路级特性进行微体系结构级抽象,建立了参数化的峰值功耗估算模型;提出事件调度算法,实现了多时钟域处理器系统的行为级模拟;以IMPACT工具集作为模拟引擎实现了处理器的动态功耗模拟模型.与其它同类模型Wattch相比,该模型能够支持多时钟系统的模拟,峰值功耗估算精度高了约3%,而模拟速度提高了42%.通过实验说明了多时钟域的功耗特性,在一种多电压和频率环境下,多时钟域处理器的功耗和能量分别降低了21%和38%.该模型可以很好地应用到体系结构级低功耗研究设计.

关 键 词:微体系结构  功耗模型  模拟器  低功耗设计

Microarchitecture-Level Power Modelling and Analyzing for High-Performance Microprocessors
WANG Yong-Wen ZHANG Min-Xuan. Microarchitecture-Level Power Modelling and Analyzing for High-Performance Microprocessors[J]. Chinese Journal of Computers, 2004, 27(10): 1320-1327
Authors:WANG Yong-Wen ZHANG Min-Xuan
Abstract:
Keywords:microarchitecture  power model  simulator  low-power design  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号