SOC中Data-Path布图设计面临的挑战 |
| |
作者姓名: | 经彤 洪先龙 蔡懿慈 许静宇 杨长旗 张轶谦 周强 吴为民 |
| |
作者单位: | 清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084;清华大学计算机科学与技术系,北京,100084 |
| |
基金项目: | 清华大学校科研和教改项目,国家重点基础研究发展计划(973计划) |
| |
摘 要: | 目前所设计的系统级芯片(SOC)包含有多个data-path模块,这使得data-path成为整个G大规模集成电路(GSI)设计中最关键的部分.以往的布图理论及算法在许多方面已不能满足data-path布图设计的需要,这主要是由于传统的布图工具没有考虑data-path所特有的电路结构特点.Data-path具有规整的位片结构,具有很高的性能指标要求,如对于时延、耦合效应和串扰等性能都有严格的要求.此外,data-path中还存在大量成束状结构的BUS线网.文中提出了data-path布图设计所面临的挑战.从介绍data-path布图的基本问题入手,重点分析了data-path布图设计中的关键技术,并在讨论已有研究工作的基础上针对不同的布图阶段提出了可行的技术路线与设想.
|
关 键 词: | 布图设计 data-path 位片结构 系统级芯片 G大规模集成电路 超深亚微米工艺 |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|