首页 | 本学科首页   官方微博 | 高级检索  
     

一种新型的低泄漏功耗FPGAs查找表
引用本文:杨松,王宏,杨志家.一种新型的低泄漏功耗FPGAs查找表[J].微电子学与计算机,2007,24(3):27-29,33.
作者姓名:杨松  王宏  杨志家
作者单位:1. 中国科学院,沈阳自动化研究所,辽宁,沈阳,110016;中国科学院,研究生院,北京,100039
2. 中国科学院,沈阳自动化研究所,辽宁,沈阳,110016
摘    要:提出了一种新型的低泄漏功耗FPGAs查找表(Look-up Tables,LUTs)结构。这种结构的LUTs可以工作在三种不同的模式:高速工作模式、省电模式以及睡眠模式。在高速工作模式时。此LUTs具有与传统的LUTs类似的性能和功耗。在省电模式下。通过牺牲电路的速度来实现降低功耗的目的,泄漏功耗与高速工作模式相比可以减小约68%-73%。而在睡眠模式下,泄渭功耗更是可以减小95%以上。

关 键 词:泄漏电流  虚电源  虚地  睡眠晶体管
文章编号:1000-7180(2007)03-0027-03
修稿时间:2006-03-05

A Novel Low-Leakage Look-Up Table for FPGAs
YANG Song,WANG Hong,YANG Zhi-jia.A Novel Low-Leakage Look-Up Table for FPGAs[J].Microelectronics & Computer,2007,24(3):27-29,33.
Authors:YANG Song  WANG Hong  YANG Zhi-jia
Affiliation:1 Shenyang Institute of Automation of the Chinese Academy of Sciences, Shenyang 110016, China; 2 Graduate School of the Chinese Academy of Sciences, Beijing 100039, China
Abstract:In this paper we propose a new low-leakage FPGA Look-up Tables (LUTs) that can operate in three different modes: high-speed, low-power or sleep. In High-speed mode, the LUTs provide similar power and performance to a conventional LUT. In low-power mode, as the expense of speed, leakage power is reduced by 68%~73% vs. high-speed mode. Leakage power in sleep mode is over 95% lower than in high-speed mode.
Keywords:LUTs
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号