首页 | 本学科首页   官方微博 | 高级检索  
     

高速集成电路芯片内互连线的计算机辅助分析
引用本文:袁正宇,李征帆. 高速集成电路芯片内互连线的计算机辅助分析[J]. 微纳电子技术, 2000, 0(1)
作者姓名:袁正宇  李征帆
作者单位:上海交通大学电子工程系!上海200030
摘    要:分析了高速集成电路芯片内互连线的时域特性。首先运用全波方法提取互连线的频变等效电路参数。在此基础上运用数值反拉普拉斯变换 ( NILT)法分析互连电路的时域响应。在分析过程中 ,提出或运用了一些提高精度或效率的技术和方法。分析结果表明 ,该方法很适合高速集成电路芯片内互连线的计算机辅助分析。

关 键 词:高速集成电路  互连线  参数提取  瞬态模拟

Computer Aided Analysis of On-Chip Interconnects for High Speed VLSI
Yuan Zhengyu,Li Zhengfan. Computer Aided Analysis of On-Chip Interconnects for High Speed VLSI[J]. Micronanoelectronic Technology, 2000, 0(1)
Authors:Yuan Zhengyu  Li Zhengfan
Abstract:The time domain characteristics of on chip interconnects in high speed VLSI is analyzed in this paper.The frequency dependent parameters of the interconnection lines are extracted by the full wave method firstly.Then the numerical inversion of Laplace transform(NILT)is employed for the time domain response of the interconnect circuits.Some techniques and methods are proposed or applied to improve the accuracy or efficiency.The results show that this method is very fit for the computer aided analysis of on chip interconnects for the high speed VLSI.
Keywords:High speed VLSI Interconnects Parameter extraction Transient simulation
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号