10~37 GHz CMOS四分频器的设计 |
| |
引用本文: | 沈炎俊,冯军.10~37 GHz CMOS四分频器的设计[J].电子设计工程,2009,17(11). |
| |
作者姓名: | 沈炎俊 冯军 |
| |
作者单位: | 东南大学,射频与光电集成电路研究所,江苏,南京,210096 |
| |
摘 要: | 给出基于0.13μm CMOS工艺、采用单时钟动态负载锁存器设计的四分频器.该四分频器由两级二分频器级联而成,级间采用缓冲电路实现隔离和电平匹配.后仿真结果表明其最高工作频率达37 GHz,分频范围为27 GHz.当电源电压为1.2 V、工作频率为37 GHz时,其功耗小于30 mW,芯片面积为0.33×0.28 mm2.
|
关 键 词: | 光纤通信系统 CMOS工艺 动态负载锁存器 分频器 |
本文献已被 万方数据 等数据库收录! |
|