首页 | 本学科首页   官方微博 | 高级检索  
     

基于SV语言的UART模块功能验证
引用本文:刘涵,杨兵,唐祯安.基于SV语言的UART模块功能验证[J].信息通信,2012(1):23-24.
作者姓名:刘涵  杨兵  唐祯安
作者单位:大连理工大学电子科学与技术学院,辽宁大连,116024
摘    要:随着半导体工艺的发展,SoC芯片的规模和复杂度日益增大,传统的验证方法已经不能满足要求.本文介绍了基于SystemVerilog验证语言的形式化验证和VMM验证这两种功能验证的方法,并且结合使用这两种方法对一个UART接口模块进行了验证,在保证验证完备性的基础上,有效地提高了功能验证的效率.

关 键 词:UART模块  SystemVerilog  VMM验证  形式化验证

Functional Verification of UART Module Based on SvstemVerilog
Abstract:With the development of semiconductor technology,SoC chip’s size and complexity increasing fast,the traditional verification method can not meet the requirements.This article describes two functional verification methods based on SystemVerilog verification language: formal verification and VMM verification,and use a combination of these two methods for a UART interface module’s verification.This varification program ensures the functional verification’s completeness,and effectively improves the efficiency.
Keywords:UART module  SystemVerilog  VMM verification  Formal verification
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号