首页 | 本学科首页   官方微博 | 高级检索  
     

一种实现快速锁定的锁相环的研究
引用本文:王觅,余建军,汪东旭.一种实现快速锁定的锁相环的研究[J].微计算机信息,2007,23(32):286-288.
作者姓名:王觅  余建军  汪东旭
作者单位:1. 200072,上海 上海大学微电子中心
2. 200072,上海 上海交通大学
摘    要:本文对电荷泵型锁相环(CPPLL)结构里传统的固定电荷泵电流模式进行了改进,有效减少了锁相环系统的锁定时间。本文提出的PLL设计.在0.6μm标准CMOS工艺、3.3V工作电压下,使用应用广泛的高速鉴频鉴相器(r11SPC)结构、差分电荷泵电路实现。经过Spectre仿真,改进后的锁相环锁定时间减少为改进前时的112。

关 键 词:模拟集成电路  鉴频鉴相器  电荷泵  压控振荡器(VCO)  锁相环(PLL)  快速锁定
文章编号:1008-0570(2007)11-2-0286-03
修稿时间:2007-08-13

Research on Phase-Frequency-Detector to reduce the lock-time of PLL
WANIG MI,YIU JIANJUN,WANG DONGXU.Research on Phase-Frequency-Detector to reduce the lock-time of PLL[J].Control & Automation,2007,23(32):286-288.
Authors:WANIG MI  YIU JIANJUN  WANG DONGXU
Abstract:
Keywords:Analog Integrated Circuit  Phase Frequency Detector  Charge Pump  Voltage Control Oscillator  Phase Lock Loops  Fast Locking
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号