UHF RFID系统中并行CRC电路的设计 |
| |
引用本文: | 朱金香,钟汇才,薛晨阳.UHF RFID系统中并行CRC电路的设计[J].电子质量,2014(5). |
| |
作者姓名: | 朱金香 钟汇才 薛晨阳 |
| |
作者单位: | 中北大学仪器与电子学院;中国科学院微电子研究所; |
| |
摘 要: | 针对UHF RFID系统中的并行循环冗余校验电路进行了设计和详细的分析。首先对基于经典的线性反馈移位寄存器的串行CRC电路进行了介绍,然后在串行CRC电路的基础上采用迭代法推导出了8位并行CRC电路。UHF RFID系统中采用了CRC-16的校验方法,因此该文着重以CRC-16为例,用Verilog HDL硬件描述语言设计实现了8位并行CRC-16电路,利用ALTERA公司的仿真工具Modelsim对其进行了功能仿真,最后在Quartus II 11.0开发环境下烧录到FPGA芯片上进行了板级验证。结果符合设计的初衷:一次处理1个字节的数据,且满足UHF系统通信速率的要求。
|
关 键 词: | 并行CRC 超高频RFID FPGA LFSR |
本文献已被 CNKI 等数据库收录! |
|