首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于FPGA的抽取滤波器的实现与优化
引用本文:王亚磊,张浩,杨亚光,陈立平. 一种基于FPGA的抽取滤波器的实现与优化[J]. 微电子学与计算机, 2013, 0(9)
作者姓名:王亚磊  张浩  杨亚光  陈立平
作者单位:中国科学院微电子研究所,北京,100029
摘    要:提出一种在FPGA中以CIC抽取滤波器及CIC补偿滤波器实现的抽取滤波结构。该结构以时间换空间的设计思想实现,最大可能的减少了硬核乘法器数量。同时结合FPGA资源分布特点,提出了以嵌入式RAM单元为核心的实现方法,极大减少了逻辑单元消耗,优化了资源分配,以最合理的资源消耗,实现了很高的滤波性能。

关 键 词:抽取滤波  FPGA  乘累加  嵌入式RAM

An Implementation of Decimation Filter Based on FPGA
WANG Ya-lei , ZHANG Hao , YANG Ya-guang , CHEN Li-ping. An Implementation of Decimation Filter Based on FPGA[J]. Microelectronics & Computer, 2013, 0(9)
Authors:WANG Ya-lei    ZHANG Hao    YANG Ya-guang    CHEN Li-ping
Abstract:
Keywords:decimation filter  FPGA  MAC  embedded RAM
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号