首页 | 本学科首页   官方微博 | 高级检索  
     

基于DDS驱动PLL结构的宽带频率合成器设计
引用本文:朱庆福,习友宝,董利芳.基于DDS驱动PLL结构的宽带频率合成器设计[J].现代电子技术,2009,32(5).
作者姓名:朱庆福  习友宝  董利芳
作者单位:电子科技大学,电子工程学院,四川,成都,610054
摘    要:结合数字式频率合成器(DDS)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标.该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/Hz@10 kHz,杂散优于-73 dBc,频率转换速度为520 μs.

关 键 词:频率合成器  相位噪声

Design of Wideband Frequency Synthesizer Based on DDS-Driven PLL
ZHU Qingfu,XI Youbao,DONG Lifang.Design of Wideband Frequency Synthesizer Based on DDS-Driven PLL[J].Modern Electronic Technique,2009,32(5).
Authors:ZHU Qingfu  XI Youbao  DONG Lifang
Abstract:
Keywords:DDS  PLL
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号