首页 | 本学科首页   官方微博 | 高级检索  
     

H.264片上高速可变长解码器设计
引用本文:张楚,张盛兵,黄晁,赵彧. H.264片上高速可变长解码器设计[J]. 电子测量技术, 2007, 30(10): 7-10,32
作者姓名:张楚  张盛兵  黄晁  赵彧
作者单位:西北工业大学软件与微电子学院,西安,710065;宁波中科集成电路设计中心,宁波,315040
基金项目:宁波市高新技术研发与产业化计划项目
摘    要:
可变字长编解码是H.264标准中的一项重要技术,本文设计了一种基于H.264标准的高速可变字长解码器.设计上采用自顶向下的设计方法,首先进行系统结构设计,根据码流特点进行硬件结构划分,尽可能多地进行并行解码,采用桶形移位器.并用C语言设计了系统模型,由C模型为RTL的仿真提供测试向量,在设计的各个阶段都进行了仿真,以保证每个阶段设计的正确性.该模块已通过FPGA验证,并用0.18 μm 的SMIC工艺库进行DC综合,电路规模约1.4万门左右,最高频率可以达到200 MHz,可对H.264高清码流进行实时解码.

关 键 词:可变长解码  专用集成电路设计  H.264/AVC  CAVLC  视频解码

Design of high speed variable length decoder on chip based on H.264
Zhang Chu,Zhang Shengbing,Huang Chao,Zhao Yu. Design of high speed variable length decoder on chip based on H.264[J]. Electronic Measurement Technology, 2007, 30(10): 7-10,32
Authors:Zhang Chu  Zhang Shengbing  Huang Chao  Zhao Yu
Abstract:
Keywords:H.264/AVC  CAVLC
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号