首页 | 本学科首页   官方微博 | 高级检索  
     

低功耗的可重构数据Cache设计
引用本文:肖斌,方亮,柴亦飞,陈章龙,涂时亮.低功耗的可重构数据Cache设计[J].计算机工程与设计,2007,28(7):1508-1510,1707.
作者姓名:肖斌  方亮  柴亦飞  陈章龙  涂时亮
作者单位:复旦大学计算机科学与工程系,上海200433
摘    要:在嵌入式处理器中,Cache功耗所占的比重越来越大.提出了一种可重构的低功耗数据Cache,能够利用程序运行过程中的空间和时间局部性以及高频数据值局部性来节省功耗.Mibench和Mediabench的仿真结果表明,对于多媒体应用为主的测试程序,采用基于高频值的可重构低功耗数据Cache与普通Cache相比,平均能量消耗降低34.45%,平均能量延迟乘积降低27.50%.

关 键 词:可重构  高速缓存  高频数据值  低功耗设计  嵌入式系统  低功耗  可重构  高频数据  Cache  设计  design  data  能量延迟乘积  能量消耗  测试程序  多媒体应用  仿真结果  Mediabench  Mibench  时间局部性  空间  运行过程  利用  嵌入式处理器
文章编号:1000-7024(2007)07-1508-03
修稿时间:2006-03-26

Low power reconfigurable data cache design
XIAO Bin,FANG Liang,CHAI Yi-fei,CHEN Zhang-long,TU Shi-liang.Low power reconfigurable data cache design[J].Computer Engineering and Design,2007,28(7):1508-1510,1707.
Authors:XIAO Bin  FANG Liang  CHAI Yi-fei  CHEN Zhang-long  TU Shi-liang
Affiliation:Department of Computer Science and Technology, Fudan University, Shanghai 200433, China
Abstract:Caches compose larger and larger proportion in the power consumption ofembedded processors. Alow-powerreconfigurable data design based on locality and frequent value locality is investigated. Mibeneh and Mediabeneh simulation results indicate that, compared with the frequent-value reeonfigurable data cache and the normal data cache, the average energy consumption decreases 34.45 %, while the average energy delay production improves 27.50 %.
Keywords:reeonfigurable  cache  frequent value  low power design  embedded system
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号