首页 | 本学科首页   官方微博 | 高级检索  
     

CPLD实现DDS信号源的设计
引用本文:薛延侠,赫建国. CPLD实现DDS信号源的设计[J]. 现代电子技术, 2005, 28(19): 73-76
作者姓名:薛延侠  赫建国
作者单位:西安邮电学院,陕西,西安,710061
摘    要:
利用CPLD在高速数据处理方面的特点设计出以VHDL硬件描述语言为设计输入,以ALTERA公司的EPM7256芯片为设计载体,基于DDS技术的任意波形信号发生器。该信号发生器能同时输出两路信号,输出信号的频率和两路输出信号之间的相位差可以步进调整。通过Max Plus开发软件的时序分析表明,该设计具有高精度的频率和相位调节能力,相位调整的分辨率为12位,频率调整的分辨率为32位。实测结果表明,所讨论的方法和研制的系统是可行的、有效的。

关 键 词:复杂可编程逻辑  直接数字频率合成  信号产生器  频率  相位
文章编号:1004-373X(2005)19-073-03
收稿时间:2005-06-02
修稿时间:2005-06-02

Design of DDS Signal Generator Based on CPLD
XUE Yanxia,HE Jianguo. Design of DDS Signal Generator Based on CPLD[J]. Modern Electronic Technique, 2005, 28(19): 73-76
Authors:XUE Yanxia  HE Jianguo
Abstract:
Keywords:CPLD  DDS  signal generator  frequency  phase
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号