首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA多级分布式算法的FIR数字滤波器的设计
引用本文:戴敬,王超.基于FPGA多级分布式算法的FIR数字滤波器的设计[J].沈阳建筑工程学院学报(自然科学版),2010,26(1).
作者姓名:戴敬  王超
作者单位:沈阳建筑大学信息与控制工程学院,辽宁,沈阳,110168 
基金项目:辽宁省博士科研启动基金,辽宁省教育厅资助项目 
摘    要:目的 实现多级分布式算法,设计滤波器以提高运算速度,节省资源.方法 多级分布式算法采用串并结合的方式实现,从底层到顶层逐级构建数字系统,通过查表法完成基于多级分布式算法的FIR滤波器设计,使用Quartus Ⅱ自带的仿真软件对系统进行仿真,并将滤波器输出结果 导入Matlab进行功率谱分析.结果 在FPGA上实现了FIR数字滤波,由功率谱密度曲线分析,测试信号经FIR滤波器滤波后,高频分量对低频分量的衰减可达到23 dB,很好地抑制了带外频谱.达到与传统FIR滤波器同样的滤波效果.结论 基于FPGA多级分布式算法的FIR数字滤波器具有良好的滤波效果,其设计方案具有可行性.

关 键 词:FIR滤波器  多级DA算法  查表法

The Design of Multi-Channels Distributed Arithmetic Algorithm FIR Filter Based on FPGA
DAI Jing,WANG Chao.The Design of Multi-Channels Distributed Arithmetic Algorithm FIR Filter Based on FPGA[J].Journal of Shenyang Archit Civil Eng Univ: Nat Sci,2010,26(1).
Authors:DAI Jing  WANG Chao
Affiliation:DAI Jing,WANG Chao(School of Information , Control Engineering,Shenyang Jianzhu University,Shenyang China,110168)
Abstract:In order to design a FIR digital filter on a FPGA chip,which can realize the same processing result by contrast with the traditional FIR filter,a novel multi-channels distributed arithmetic algorithm is presented.Multiplication operation is achieved by bit shift,with the purpose of saving lots of resources in chip of FPGA.The multi-channels distributed arithmetic algorithm combines serial mode with parallel mode.The digital system is built from bottom level to top level gradually.And the design of multi-cha...
Keywords:FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号