首页 | 本学科首页   官方微博 | 高级检索  
     

基于EAPR流程的动态局部可重构实现
引用本文:薛建伟,张杰,关永.基于EAPR流程的动态局部可重构实现[J].计算机工程,2010,36(23):252-254.
作者姓名:薛建伟  张杰  关永
作者单位:(1.北京化工大学信息科学与技术学院, 北京 100029; 2.首都师范大学信息工程学院, 北京 100037)
基金项目:国家自然科学基金资助项目,北京市自然科学基金资助项目
摘    要:介绍实现动态局部可重构的方法,以EAPR流程为例,阐述通过时/空复用技术实现动态局部自动重构的基本过程。在此基础上,使用芯片内嵌的硬核处理器Power PC405来调度和管理芯片上其他可编程逻辑资源的自重构过程。在Virtex II Pro开发板上进行验证,结果表明,使用较小容量的FPGA硬件资源,可完成超过其容量规模的系统设计。

关 键 词:EAPR流程  现场可编程门阵列  动态局部可重构  时/空复用

Implementation of Dynamic Partial Reconfiguration Based on EAPR Flow
XUE Jian-wei,ZHANG Jie,GUAN Yong.Implementation of Dynamic Partial Reconfiguration Based on EAPR Flow[J].Computer Engineering,2010,36(23):252-254.
Authors:XUE Jian-wei  ZHANG Jie  GUAN Yong
Affiliation:(1.College of Information Science and Technology, Beijing University of Chemical Technology, Beijing 100029, China; 2.Information Engineering College, Capital Normal University, Beijing 100037, China)
Abstract:This paper provides two methods of Dynamic Partial Reconfiguration(DPR) based on EAPR flow and introduces the process of DPR through time/space share.By using the embedded CPU(Power PC405) on the board to control the other programmable logic resoures,a dynamic self-reconfigure is designed successfully. Both two methods are verified on the Virtex-II Pro development system,which indicates that the DPR method can implement a much larger design using much smaller FPGA resources.
Keywords:EAPR flow  FPGA  Dynamic Partial Reconfiguration(DPR)  time/space share
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《计算机工程》浏览原始摘要信息
点击此处可从《计算机工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号