充分发挥自身优势FPGA实现异步FIFO设计 |
| |
引用本文: | 王宏臣.充分发挥自身优势FPGA实现异步FIFO设计[J].电子测试,2006(12):62-64. |
| |
作者姓名: | 王宏臣 |
| |
摘 要: | 用FPGA内部资源BlockRam实现异步FIFO(First In First Out),由于未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡的干扰,给硬件调试工作带来了方便,也体现了FPGA的优势,对设计异步FIFO的使用具有很好的借鉴意义.实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,结果达到了预期要求,完成了FIFO软硬件设计.
|
关 键 词: | 异步FIFO FPGA实现 设计结构 优势 VERILOG 分发 硬件调试 FPGA芯片 |
本文献已被 维普 万方数据 等数据库收录! |
|