首页 | 本学科首页   官方微博 | 高级检索  
     

基于Altera FPGA的部分串行FIR滤波器
引用本文:郭雨梅,陈曦.基于Altera FPGA的部分串行FIR滤波器[J].沈阳工业大学学报,2009,31(5):577-581.
作者姓名:郭雨梅  陈曦
作者单位:沈阳工业大学信息科学与工程学院,沈阳110870
摘    要:为了设计资源消耗少、性能优良、通用性强的FIR滤波器,提出一种利用Altera CYCLONEIII 系列FPGA内部M9K RAM、硬件乘法器和逻辑单元构建部分串行FIR滤波器的设计思想.与完全串行结构相比,成倍提高了运算速度,减少了运算延迟;与完全并行结构相比,减少了逻辑单元的消耗.利用MATLAB中的fdatool工具设计FIR滤波器,并对系数进行量化;利用Quartus软件编译,并通过Modelsim软件仿真testbench中响应的输入、输出量.仿真结果验证了该设计方法的正确性,所设计的部分串行FIR滤波器具有资源消耗少、运算速度快等特点.

关 键 词:现场可编程逻辑阵列  FIR滤波器  部分串行  fdatool工具  M9K  RAM模块  硬件乘法器  Modelsim仿真  低延迟  
本文献已被 维普 等数据库收录!
点击此处可从《沈阳工业大学学报》浏览原始摘要信息
点击此处可从《沈阳工业大学学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号