首页 | 本学科首页   官方微博 | 高级检索  
     

星载伪码测距系统精确同步及FPGA实现
引用本文:方金辉,李双焕.星载伪码测距系统精确同步及FPGA实现[J].信息技术,2015(1):166-168.
作者姓名:方金辉  李双焕
作者单位:中国科学院电子学研究所,北京,100190
摘    要:针对星载伪码测距系统中伪码同步的实现问题,给出了一种适宜在FPGA中实现的结构。系统采用归一化超前减滞后功率鉴相器以及二阶环路滤波的架构,对非相干延迟锁定环路进行理论分析和仿真,并给出了FPGA中实现资源统计。仿真结果表明,该方法具有很高的伪码跟踪精度,满足星载伪码测距的要求。

关 键 词:伪码测距  非相干延迟锁定环  FPGA实现

Design and FPGA realization of precise synchronization in spaceborne pseudo-code ranging system
FANG Jin-hui,LI Shuang-huan.Design and FPGA realization of precise synchronization in spaceborne pseudo-code ranging system[J].Information Technology,2015(1):166-168.
Authors:FANG Jin-hui  LI Shuang-huan
Abstract:
Keywords:pseudo-code ranging  non-coherent delay-locked loop  FPGA implementation
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号