首页 | 本学科首页   官方微博 | 高级检索  
     

Garfield 5微处理器芯片的电源网络和面积优化
引用本文:汪珺, 罗岚,.Garfield 5微处理器芯片的电源网络和面积优化[J].电子器件,2006,29(3):651-653,659.
作者姓名:汪珺  罗岚  
作者单位:东南大学国家专用集成电路系统工程技术研究中心,南京,210096
摘    要:深亚微米的集成电路设计中,芯片的面积与成本是紧密相连的。随着芯片的面积增大,其制造成本不断增加,但芯片成品率却急剧下降。因此在后端版图设计中,设计人员的目标之一就是应尽可能减小芯片的面积。本文介绍了Garfield5系统芯片的版图设计中,如何利用Synopsys公司的后端设计工具Astro,在布局布线等各个步骤中对芯片面积和电源网络进行设计和优化,并成功实现典型情况下的125MHz时钟频率、5.0mm×5.0mm以内的芯片面积。

关 键 词:布局  面积  电源环  电源网络
文章编号:1005-9490(2006)03-0651-03
收稿时间:2006-03-07
修稿时间:2006-03-07

Optimization of Power Network and Area of the System Chip Garfield5
WANG Jun,LUO Lan.Optimization of Power Network and Area of the System Chip Garfield5[J].Journal of Electron Devices,2006,29(3):651-653,659.
Authors:WANG Jun  LUO Lan
Affiliation:National Asic System Engineering Center of Southeast University, Nanjing 210096,China
Abstract:When SoC design goes into Deep-Submicrometer era,the chip area is much relative to the product cost.As the area of chip increases,the cost of chip manufacturing becomes more expensive and the successful chip manufacturing rate reduces.Thus decreasing the area of chip is one of the most critical challenge to the IC backend designers.This article introduces how to use the Astro(backend design tool provided by Synopsys) to do the optimization of chip area and power network of the system chip Garfield5.It achieves the 125MHz at typical case,and chip area within 5.0 mm×5.0 mm.
Keywords:placement  area  power ring  power network
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号