首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的信道化监测接收机实现
引用本文:冉小刚,冯全源.基于FPGA的信道化监测接收机实现[J].电子器件,2014,37(4).
作者姓名:冉小刚  冯全源
作者单位:西南交通大学微电子研究所;
基金项目:国家自然科学基金重大项目(60990320,60990323);国家自然科学基金面上项目(61271090);国家863计划重大项目(2012AA012305);四川省科技支撑计划项目(2012GZ0101);成都市科技计划项目(12DXYB347JH-002)
摘    要:数字信道化接收机具有全概率、实时接收的特点,已经广泛应用于电子战、软件无线电等领域。为解决无线电信号搜索系统中处理速度与高分辨率之间的矛盾,在讨论了信道化原理的基础上利用Verilog HDL语言在Xilinx-V5系列开发板上实现了一个8信道的用于监测频谱的信道化接收机,采用自上而下的模块化设计方法重点介绍了信道化处理部分的实现。实现结果表明中频输入信号能在对应的信道得到正确输出,分辨率提高了8倍。具有一定的工程实用价值。

关 键 词:软件无线电  频谱监测  信道化  FPGA  高分辨率

An implementation of a monitoring channelized-receiver
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号