首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的晶闸管过零触发调功电路设计
引用本文:袁新娣.基于FPGA的晶闸管过零触发调功电路设计[J].微计算机信息,2008,24(29).
作者姓名:袁新娣
基金项目:利用FP-LD产生波长连续可调超短脉冲的特性研究及应用,颁发部门:江西省自然科学基金委员会
摘    要:本文针对传统的用模拟电路方法设计晶闸管过零触发脉冲电路的缺点,采用FPGA为核心.设计了一个8级功率可调的晶闸管过零触发电路,该电路包括三部分:过零脉冲产生;控制信号产生;负载触发脉冲产生.三相同步方波信号输入该电路后,将产生6路脉冲个数可调的过零触发信号,从而实现对负载功率的调节.文章采用Ouarts Ⅱ平台仿真,VHDL语言实现编程,电路简单实用,可靠性高.

关 键 词:晶闸管  调功器  过零触发

A Zero-triggered Circuit of Thyristor Power Regulator Based on FPGA
YUAN Xin-di.A Zero-triggered Circuit of Thyristor Power Regulator Based on FPGA[J].Control & Automation,2008,24(29).
Authors:YUAN Xin-di
Abstract:
Keywords:FPGA
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号