首页 | 本学科首页   官方微博 | 高级检索  
     

兼容51指令的8位MCU IPCORE设计
引用本文:周珊,龚仁喜,左改林,张海南.兼容51指令的8位MCU IPCORE设计[J].微计算机信息,2009,25(8).
作者姓名:周珊  龚仁喜  左改林  张海南
作者单位:广西大学,广西南宁,530004  
摘    要:本文基于目前SOC系统技术的发展情况,设计一个可用于SOC系统的核,该核的指令集完全兼容于MCS-51系列的微控制器.本设计的目的在于提高MCS-51的指令执行速度的同时兼顾面积的考虑,提升其在Soc系统中的应用价值.该IPCORE采用数据总线和指令总线相分离的哈佛总线结构和全新的指令时序以及指令实现方式,并使用PLA硬布线逻辑代替微程序控制,加快了核的速度,提高了指令执行效率.所有的模块都采用vhdl硬件描述语言进行设计描述,使用EDA工具进行功能仿真、综合.

关 键 词:PLA硬布线逻辑

A design of 51 instruction compatible 8-bit mcu ip core
ZHOU Shan,GONG Ren-xi,ZUO Gai-lin,ZHANG Hai-nan.A design of 51 instruction compatible 8-bit mcu ip core[J].Control & Automation,2009,25(8).
Authors:ZHOU Shan  GONG Ren-xi  ZUO Gai-lin  ZHANG Hai-nan
Abstract:
Keywords:MCU  IP
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号