首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的简易误码仪设计
引用本文:齐志强,尚文静,何庆涛.基于FPGA的简易误码仪设计[J].世界电子元器件,2007(7):72-74.
作者姓名:齐志强  尚文静  何庆涛
作者单位:西安电子科技大学,综合业务网理论及关键技术国家重点实验室
摘    要:误码率测试仪用于通信系统的可靠性检测中,是检验数据传输质量的重要工具,也是通信系统性能测试及故障诊断的重要设备。传统的误码仪基于CPLD和CPU协同工作,结构复杂。目前市场上的误码仪多为国外产品,价格比较昂贵,操作复杂,维修困难。但在实际通信系统产品开发中,一般并不需要很复杂的误码仪分析功能,所以设计一个简易的误码仪即可满足需求,也可根据实际需要进行升级,方便灵活、经济实用。

关 键 词:误码仪  FPGA  设计  通信系统  性能测试  可靠性检测  传输质量  检验数据

Design of a Simple Bit Error Rate Tester Based on FPGA
Abstract:
Keywords:
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号