首页 | 本学科首页   官方微博 | 高级检索  
     

一种57.6mW,10位,50MS/s流水线操作CMOS A/D转换器
引用本文:黄飞鹏,王静光,何济柔,洪志良.一种57.6mW,10位,50MS/s流水线操作CMOS A/D转换器[J].半导体学报,2005,26(11):2230-2235.
作者姓名:黄飞鹏  王静光  何济柔  洪志良
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海 200433;复旦大学专用集成电路与系统国家重点实验室,上海 200434;复旦大学专用集成电路与系统国家重点实验室,上海 200435;复旦大学专用集成电路与系统国家重点实验室,上海 200436
摘    要:在1.8V,0.18μm CMOS工艺下,实现了10位,50MS/s流水线操作A/D转换器的设计和测试.通过优化采样电容和运算跨导放大器(OTA)电流,并采用动态比较器,从而降低功耗;采用复位结构的采样/保持和余量增益电路消除OTA失调电压的影响;优化OTA的次极点,保证其工作稳定.测试结果表明:ADC在整个量化范围内无失码,功耗为57.6mW,失调电压为0.8mV,微分非线性为-0.6~0.7LSB.对5.1MHz的输入信号量化,可获得44.9dB的信号与噪声及谐波失真比.电路面积为0.52mm2.

关 键 词:模数转换器  流水线  低功耗  失调电压  低电压  流水线操作  CMOS  转换器  Pipeline  面积  余量增益电路  谐波失真  噪声  信号量化  输入  微分非线性  降低功耗  范围  测试结果  稳定  工作  次极点  影响  失调电压  采样
文章编号:0253-4177(2005)11-2230-06
收稿时间:2005-04-26
修稿时间:2005-06-19

A 10bit, 50Msample/s,57.6mW CMOS Pipeline A/D Converter
Huang Feipeng,Wang Jingguang,He Jirou and Hong Zhiliang.A 10bit, 50Msample/s,57.6mW CMOS Pipeline A/D Converter[J].Chinese Journal of Semiconductors,2005,26(11):2230-2235.
Authors:Huang Feipeng  Wang Jingguang  He Jirou and Hong Zhiliang
Affiliation:ASIC & System State Key Laboratory,Fudan University,Shanghai 200433,China;ASIC & System State Key Laboratory,Fudan University,Shanghai 200434,China;ASIC & System State Key Laboratory,Fudan University,Shanghai 200435,China;ASIC & System State Key Laboratory,Fudan University,Shanghai 200436,China
Abstract:
Keywords:analog-to-digital converter  pipeline  low power consumption  offset  low voltage
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号